ΔΙΑΣΥΝΔΕΣΗ 8085 CPU με Μνήμη RAM/ROM (ADDRESS DECODING) ΠΑΡΑΔΟΣΕΙΣ ΜΑΘΗΜΑΤΟΣ «ΜΙΚΡΟΫΠΟΛΟΓΙΣΤΕΣ 1» ΔΙΑΣΥΝΔΕΣΗ 8085 CPU με Μνήμη RAM/ROM (ADDRESS DECODING) ΟΚΤΩΒΡΙΟΣ 2005
ΕΠΙΠΕΔΑ ΜΝΗΜΗΣ (CACHE, RAM/ROM) ΔΙΑΣΥΝΔΕΣΗ ΜΝΗΜΗΣ ΜΕ 8085 CPU ΑΡΧΙΚΑ ΔΕΔΟΜΕΝΑ chip ΜΝΗΜΗΣ RAM 2k ROM (EPROM) 8k Ο ΧΑΡΤΗΣ ΜΝΗΜΗΣ (memory map) Η ΑΝΤΙΣΤΟΙΧΙΑ ΤΩΝ ΣΗΜΑΤΩΝ ΕΛΕΓΧΟΥ Ο ΑΠΟΚΩΔΙΚΟΠΟΙΗΤΗΣ - Address Decoder Η ΠΡΟΤΕΙΝΟΜΕΝΗ ΛΥΣΗ
ΕΠΙΠΕΔΑ ΜΝΗΜΗΣ (CACHE, RAM/ROM)
ΔΥΟ ΕΠΙΠΕΔΑ ΜΝΗΜΗΣ ΣΤΟΥΣ ΥΠΟΛΟΓΙΣΤΕΣ ΔΥΟ ΕΠΙΠΕΔΑ ΜΝΗΜΗΣ ΣΤΟΥΣ ΥΠΟΛΟΓΙΣΤΕΣ Αμεση μνήμη cache Για τον 8085 «υποκαθίσταται» από τους καταχωρητές Μνήμη RAM / ROM
ΔΙΑΣΥΝΔΕΣΗ ΜΝΗΜΗΣ (RAM/ROM) ΜΕ 8085 CPU
ΘΕΛΟΥΜΕ ΝΑ ΣΥΝΔΕΣΟΥΜΕ 2 chip ΜΝΗΜΗΣ, RAM 2 kbytes (2.048 bytes) & ROM 8 kbytes (8.192 bytes) ΣΤΟΝ 8085 ΠΩΣ ΓΙΝΕΤΑΙ Η ΣΥΝΔΕΣΗ ;
ΤΑ ΑΡΧΙΚΑ ΔΕΔΟΜΕΝΑ
Η RAM ΤΩΝ 2.048 Bytes (2k)
Το chip της 6116 2k RAM
Χονδρικό Διάγραμμα του chip της 6116 2k RAM
ΕΛΕΓΧΕΤΑΙ ΑΠΌ ΤΑ ΣΗΜΑΤΑ CS, WE, OE Η ΣΥΜΠΕΡΙΦΟΡΑ ΤΟΥ chip ΕΛΕΓΧΕΤΑΙ ΑΠΌ ΤΑ ΣΗΜΑΤΑ CS, WE, OE
ΔΙΑΓΡΑΜΜΑ ΧΡΟΝΙΣΜΟΎ ΚΥΚΛΟΥ READ
ΔΙΑΓΡΑΜΜΑ ΧΡΟΝΙΣΜΟΎ ΚΥΚΛΟΥ WRITE
Η EPROM ΤΩΝ 8.192 Bytes (8k)
Το chip της 2764 8k EPROM
Χονδρικό Διάγραμμα του chip της 2764 8k EPROM
ΕΛΕΓΧΕΤΑΙ ΑΠΌ ΤΑ ΣΗΜΑΤΑ CE, PGM, OE Η ΣΥΜΠΕΡΙΦΟΡΑ ΤΟΥ chip ΕΛΕΓΧΕΤΑΙ ΑΠΌ ΤΑ ΣΗΜΑΤΑ CE, PGM, OE
ΔΙΑΓΡΑΜΜΑ ΧΡΟΝΙΣΜΟΎ ΚΥΚΛΟΥ READ
;
ΔΙΑΣΥΝΔΕΣΗΣ ΜΝΗΜΗΣ ΜΕ CPU Ο ΧΑΡΤΗΣ ΜΝΗΜΗΣ (memory map) ΤΟ ΣΧΕΔΙΟ ΔΙΑΣΥΝΔΕΣΗΣ ΜΝΗΜΗΣ ΜΕ CPU ΣΤΟ ΧΑΡΤΙ
Ο ΧΑΡΤΗΣ ΜΝΗΜΗΣ ΤΟΥ Microkit του ΕΡΓΑΣΤΗΡΙΟΥ
ΤΟ ΣΧΕΔΙΟ ΔΙΑΣΥΝΔΕΣΗΣ ΤΩΝ 2 chip ΜΝΗΜΗΣ (2k RAM & 8K EPROM) ΜΕ ΤΟΝ ΔΙΑΥΛΟ ΔΙΕΥΘΥΝΣΕΩΝ ΤΟΥ 8085
Η ΔΙΑΣΥΝΔΕΣΗ ΤΩΝ Address pins 2k RAM 8k EPROM
ΤΑ ΣΗΜΑΤΑ ΕΛΕΓΧΟΥ
Η ΠΡΟΤΕΙΝΟΜΕΝΗ ΛΥΣΗ ΔΙΑΣΥΝΔΕΣΗΣ ΜΕΣΩ ΑΠΟΚΩΔΙΚΟΠΟΙΗΤΗ 3/8 (ADDRESS DECODER)