Η ΕΞΕΛΙΞΗ ΤΩΝ ΜΙΚΡΟΕΠΕΞΕΡΓΑΣΤΩΝ

Slides:



Advertisements
Παρόμοιες παρουσιάσεις
5 Οργάνωση υπολογιστών Εισαγωγή στην Επιστήμη των Υπολογιστών ã Εκδόσεις Κλειδάριθμος.
Advertisements

Εισαγωγή στις Τεχνολογίες της Πληροφορικής και των Επικοινωνιών
ΨΗΦΙΑΚΗ ΜΝΗΜΗ (RAM – ROM).
1 Α. Βαφειάδης Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Κεφαλαίο Δεύτερο.
Δομή Μαθήματος Υπεύθυνος: Δρ Ν. Πετρέλλης, ΠΔ407
Στοιχεία αρχιτεκτονικής μικροεπεξεργαστή
Αρχιτεκτονική Προσωπικού Υπολογιστή
ΤΑΞΗ Γ ΓΥΜΝΑΣΙΟΥ Βασικές Έννοιες Επανάληψη (2).
Προγραμματισμός Η/Υ Πανεπιστήμιο Αιγαίου
Δομή του TRN KME Μνήμη Διάδρομος Διευθύνσεων Διάδρομος Δεδομένων
Το υλικο του Υπολογιστη
1 Α. Βαφειάδης Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Κεφαλαίο Πρώτο Αρχιτεκτονική.
ΤΑΞΗ Γ ΓΥΜΝΑΣΙΟΥ Βασικές Έννοιες Επανάληψη (1).
Αρχιτεκτονική Υπολογιστών Γλώσσες Μηχανής
ΚΕΦΑΛΑΙΟ 3 Το υλικό των υπολογιστών.
Οργάνωση και Αρχιτεκτονική Υπολογιστών Διάδρομοι Μεταφοράς Δεδομένων
Ημιαγωγοί – Τρανζίστορ – Πύλες - Εξαρτήματα
Πρόγραμμα Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ. Ε
1 Α. Βαφειάδης Τ.Ε.Ι Θεσσαλονίκης – Τμήμα Πληροφορικής Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Εργαστηριακό Μέρος Μέρος: Τρίτο Εξάμηνο: Έβδομο Καθηγητής:
ΕΣ 08: Επεξεργαστές Ψηφιακών Σημάτων © 2006 Nicolas Tsapatsoulis Η Αρχιτεκτονική των Επεξεργαστών Ψ.Ε.Σ Τμήμα Επιστήμη και Τεχνολογίας Τηλεπικοινωνιών.
ΕΝΟΤΗΤΑ 8Η ΜΝΗΜΕΣ ROM ΚΑΙ RΑΜ
Μνήμη και Προγραμματίσιμη Λογική
ΤΕΧΝΟΛΟΓΙΚΟ ΕΚΠΑΙΔΕΥΤΙΚΟ ΙΔΡΥΜΑ ΣΕΡΡΩΝ ΣΧΟΛΗ ΤΕΧΝΟΛΟΓΙΚΩΝ ΕΦΑΡΜΟΓΩΝ ΤΜΗΜΑ ΠΛΗΡΟΦΟΡΙΚΗΣ ΚΑΙ ΕΠΙΚΟΙΝΩΝΙΩΝ Ανάπτυξη λογισμικού σε assembly για την απεικόνιση.
Κεντρική Μονάδα & Κεντρική Μονάδα Επεξεργασίας
Λύση: Multicycle υλοποίηση Single-cyle υλοποίηση: Διάρκεια κύκλου ίση με τη μεγαλύτερη εντολή-worst case delay (εδώ η lw) = χαμηλή.
William Stallings Computer Organization and Architecture 7 th Edition Κεφάλαιο 16 Λειτουργία Μονάδας Ελέγχου.
1 Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Κεφαλαίο Τέταρτο Pipelining –
1 Α. Βαφειάδης Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Κεφαλαίο Τρίτο Συστήματα.
Μικροεπεξεργαστές 8-bits Τομέας Αρχιτεκτονικής και Υλικού Διδάσκων: Δρ Ν. Πετρέλλης Υπεύθυνος: Καθηγητής Γ. Αλεξίου.
ΑΡΧΙΤΕΚΤΟΝΙΚΗ ΜΙΚΡΟΫΠΟΛΟΓΙΣΤΩΝ & ΜΙΚΡΟΕΠΕΞΕΡΓΑΣΤΩΝ
Τα θέματα μας σήμερα Ηλεκτρονικοί υπολογιστές Υλικό και λογισμικό
1 Α. Βαφειάδης Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Κεφαλαίο Τρίτο Συστήματα.
1 Οργάνωση και Αρχιτεκτονική Υπολογιστών A. Βαφειάδης Πρόγραμμα Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Α.Τ.Ε.Ι Θεσσαλονίκης Μάθημα Οργάνωση.
ΑΡΧΙΤΕΚΤΟΝΙΚΗ & ΟΡΓΑΝΩΣΗ ΥΠΟΛΟΓΙΣΤΩΝ Κεφάλαιο 1 Εισαγωγή
Οργάνωση και Αρχιτεκτονική Υπολογιστών Βασικές αρχές Αρχιτεκτονικής
1 Οργάνωση και Αρχιτεκτονική Υπολογιστών Πρόγραμμα Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Οργάνωση και Αρχιτεκτονική.
Ο ΗΛΕΚΤΡΟΝΙΚΟΣ ΥΠΟΛΟΓΙΣΤΗΣ
ΔΙΑΣΥΝΔΕΣΗ 8085 CPU με Μνήμη RAM/ROM (ADDRESS DECODING)
1 Οργάνωση και Αρχιτεκτονική Υπολογιστών Πρόγραμμα Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Οργάνωση και Αρχιτεκτονική.
ΕΣ 08: Επεξεργαστές Ψηφιακών Σημάτων © 2006 Nicolas Tsapatsoulis Αρχιτεκτονική Μνήμης Τμήμα Επιστήμη και Τεχνολογίας Τηλεπικοινωνιών Πανεπιστήμιο Πελοποννήσου.
Α ΡΧΙΤΕΚΤΟΝΙΚΗ Μ ΙΚΡΟΫΠΟΛΟΓΙΣΤΩΝ Υποκεφάλαιο 1.2 (Η κεντρική μονάδα επεξεργασίας CPU08)
Εισαγωγή στις Νέες Τεχνολογίες και Εργαστηριακές Εφαρμογές, Το εσωτερικό ενός υ π ολογιστή Κεφάλαιο 3.
Τα χαρακτηριστικά των επεξεργαστών By ΔΙΟΝΥΣΗ ΣΚΕΓΙΑ ΕΠΑ-Λ ΚΡΕΣΤΕΝΩΝ!
1 Α. Βαφειάδης Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Κεφαλαίο Τρίτο Συστήματα.
Μικροεπεξεργαστές Λειτουργία - Εξέλιξη
1 Α. Βαφειάδης Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Κεφαλαίο Δεύτερο.
Οι επεξεργαστές δεν σχετίζονται πλέον μόνο με τους ηλεκτρονικούς υπολογιστές καθώς ενσωματώνονται σε κάθε είδους συσκευής στην οποία απαιτείται ύπαρξη.
ΜΙΚΡΟΫΠΟΛΟΓΙΣΤΗΣ.
1 Α. Βαφειάδης Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Κεφαλαίο Δεύτερο.
1 Α. Βαφειάδης Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Τ.Ε.Ι Θεσσαλονίκης Μάθημα Προηγμένες Αρχιτεκτονικές Υπολογιστών Κεφαλαίο Πρώτο Αρχιτεκτονική.
Αρχιτεκτονική-ΙI Ενότητα 5 : Αρχιτεκτονική ΙΑ-32 Ιωάννης Έλληνας Τμήμα Η/ΥΣ ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα.
1 Αρχιτεκτονική υπολογιστών Ενότητα 3 : Μια άποψη του κορυφαίου επιπέδου λειτουργίας και διασύνδεσης του υπολογιστή Φώτης Βαρζιώτης Ελληνική Δημοκρατία.
ΕΙΣΑΓΩΓΗ μέρος 1 ΜΙΚΡΟΕΛΕΓΚΤΕΣ - ΜΙΚΡΟΕΠΕΞΕΡΓΑΣΤΕΣ Π. ΚΩΣΤΑΡΑΚΗΣ Β. ΧΡΙΣΤΟΦΙΛΑΚΗΣ ΤΜΗΜΑ ΦΥΣΙΚΗΣ ΠΑΝΕΠΙΣΤΗΜΙΟ ΙΩΑΝΝΙΝΩΝ.
Κρυφή μνήμη (cache memory) (1/2) Εισαγωγή στην Πληροφορκή1 Η κρυφή μνήμη είναι μία πολύ γρήγορη μνήμη – πιο γρήγορη από την κύρια μνήμη – αλλά πιο αργή.
Η Κεντρική Μονάδα Συστήματος Εισαγωγή στην Πληροφορκή 1 Η κεντρική μονάδα του συστήματος (base unit ή system unit) αποτελεί τον πυρήνα ενός υπολογιστή.
Επιλογη υλικου Η/Υ Cpu /επεξεργαστης RAM/μνημη GPU/καρτα γραφικων Οθονη HDD/Σκληρος δισκος.
ΠΑΡΑΔΕΙΓΜΑ: ΤΑ ΕΠΙΠΕΔΑ ΥΛΙΚΟΥ – ΛΟΓΙΣΜΙΚΟΥ ΣΕ ΕΝΑΝ ΥΠΟΛΟΓΙΣΤΗ.
ΕΙΣΑΓΩΓΗ μέρος 2 ΜΙΚΡΟΕΛΕΓΚΤΕΣ - ΜΙΚΡΟΕΠΕΞΕΡΓΑΣΤΕΣ Π. ΚΩΣΤΑΡΑΚΗΣ Β. ΧΡΙΣΤΟΦΙΛΑΚΗΣ ΤΜΗΜΑ ΦΥΣΙΚΗΣ ΠΑΝΕΠΙΣΤΗΜΙΟ ΙΩΑΝΝΙΝΩΝ.
Καταχωρητές (Registers) (1/3) Εισαγωγή στην Πληροφορκή1 Οι Καταχωρητές (Registers) είναι ειδικές θέσεις μνήμης υψηλής ταχύτητας που χρησιμοποιούνται για.
Αρχιτεκτονική Υπολογιστών Ανδρέας Μιαουδάκης. Αρχιτεκτονική Υπολογιστών ΠΕΡΙΓΡΑΜΜΑ ΥΛΗΣ Εισαγωγή στη σύγχρονη τεχνολογία υλοποίησης των υπολογιστών. Η.
ΤΕΧΝΙΚΑ ΘΕΜΑΤΑ ΠΩΛΗΣΕΩΝ & ΠΡΟΔΙΑΓΡΑΦΕΣ ΥΛΙΚΟΥ ΚΑΙ ΛΟΓΙΣΜΙΚΟΥ Β΄ ΕΠΑΛ ΚεφΑλαιο 2: ΠροδιαγραφΕΣ ΥλικοΥ Η/Υ 2.7 Επεξεργαστές.
Το εσωτερικό ενός υπολογιστή
στην Επιστήμη των Υπολογιστών Κωδικός Διαφανειών: MKT110
Εξέλιξη Υπολογιστικών Συστημάτων
1 Οργάνωση και Αρχιτεκτονική Υπολογιστών A. Βαφειάδης Πρόγραμμα Αναβάθμισης Προγράμματος Σπουδών Τμήματος Πληροφορικής Α.Τ.Ε.Ι Θεσσαλονίκης Μάθημα Οργάνωση.
Υλικό Υπολογιστών (Hardware)
Εφαρµογές Πληροφορικής Υπολογιστών
Το εσωτερικό ενός υπολογιστή
Ο ΜΙΚΡΟΕΠΕΞΕΡΓΑΣΤΗΣ MIPS R10000
Υλικό - Λογισμικό Υλικό (Hardware) Λογισμικό (Software)
Μεταγράφημα παρουσίασης:

Η ΕΞΕΛΙΞΗ ΤΩΝ ΜΙΚΡΟΕΠΕΞΕΡΓΑΣΤΩΝ ΜΙΚΡΟΕΛΕΚΤΕΣ ΣΠΟΝΔΥΛΩΤΟΙ ΕΠΕΞΕΡΓΑΣΤΕΣ ΜΙΚΡΟΕΠΕΞΕΡΓΑΣΤΕΣ ΓΕΚΙΝΚΟΥ ΣΚΟΠΟΥ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Intel 8008 Οκταψήφιος μικροεπεξεργαστής Ωρολογιακή συχνότητα CPU 0.5-0.8ΜΗz Χώρος φυσικής μνήμης 16kB Τεχνολογία PMOS Καθυστέρηση πύλης 30nsec Αριθμός τρανζίστορ 2k ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Intel 8080 6 οκταψήφιοι καταχωρητές Τεχνολογία PMOS / intel 8080A TTL Οκταψήφιος συσσωρευτής 4 δείκτες για κατάσταση επεξεργαστή Οκταψήφια ALU Δεκαεξαψήφιος SP Δεκαεξαψήφιος PC Δυνατότητα για άμεσο έλεγχο διακοπών Απευθείας προσπέλαση σε 512 θύρες I/O Ξεχωριστός διάδρομος διευθύνσεωνπροσπέλαση μνήμης σε 1 κύκλο χρονισμού 78 εντολές με μήκος από 8-24 bits και χρόνο εκτέλεσης 2-9μsec 4 τρόποι διευθυνσιοδότησης Κατανάλωση ισχύος 780mW Τροφοδοσία 12V,5V,-5V Χώρος φυσικής μνήμης 64kB ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Intel 8085 Τροφοδοσία 5V 2 περισσότερες εντολές Περισσότερους ακροδέκτες ελέγχου Σύστημα χρονισμού ολοκληρωμένο στο κύκλωμά του Μικρό χρόνο εκτέλεσης εντολών(ρολόϊ 3ΜΗz) 1kB EPROM Οκταψήφιο διάδρομο διευθύνσεων που λειτουργεί και ως data bus Απόλυτη συμβατότητα με 8080Α ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Motorola 6800 Τεχνολογία ΝΜΟS σε chip 40 ακίδων Τροφοδοσία 5V Απλή δομή και οργάνωση # 8080 Πλήρης και πανίσχυρο set εντολών Καταχωρητές κύριοι Α,Β και καταχωρητές δείκτες PC,SP,IR 2 ακροδέκτες για εξυπηρέτηση διακοπής Διφασικό ρολόϊ 2ΜΗz ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Zilog Z80 Τεχνολογία ΝΜΟS Ένα ωρολογιακό σήμα # 8080Α Τροφοδοσία 5V Chip 40 ακίδων με εξωτερικά ολοκληρωμένα 8224,8228 Συμβατότητα ακίδων με ΤΤL Σήματα εξόδου αποκωδικοποιημένα και σε συγχρονισμό με ρολόϊ Περισσότερους καταχωρητές δείκτες Refresh RAM Set εντολών >8080Α Συχνότητα clock 2.5MHz – Z80A συχνότητα 4ΜΗz Μικροπρογραμματιζόμενη λογική Επιπλέον διάνυσμα καταχωρητών με δυνατότητα εναλλασσόμενων διεργασιών ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ MOSTEK 6502 Λίγοι κεντρικοί καταχωρητές Πολλές εντολές Γρήγορη και εύκολη προσπέλαση μνήμης ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Intel 8086 16bit επεξεργαστής Τεχνολογία ΗΜΟS σε chip 40 ακίδων με 29.000 τρανζίστορ και διαστάσεις 225*225mm Συχνότητα clock 5MHz Συμβατότητα με 8080/8085 σε επίπεδο assembly 16bit data bus(8bit για 8088), 20bit address bus Διαχείριση μνήμης με ειδικό hardware Μονάδα προσαρμογής στο διάδρομο BIU, μονάδα εκτέλεσης EU 135 εντολές 256 διακοπές , 1 άμεση (ΝΜΙ) 8bit και 16bit αριθμητική και για *,/ Λειτουργία master-slave για multiprocessor Μαθηματικοί συνεπεξεργαστές ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Intel 80186 16bit data bus με δυνατότητα διευθυνσιοδότησης 1ΜΒ μνήμης Συμβατότητα με 8086/8088 10 νέες εντολές Ενσωματωμένο clock και κανάλια DMA 25% ταχύτερος από 8086 ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Intel 80286 Multiprocessing Τρέχει όλο το software του 8086 24bit address bus Protected mode 2.5 φορές ταχύτερος από τον 8086 ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Intel 80386 Τεχνολογία CHMOS III με 275.000 τρανζίστορ Εκτελεί 3-4 MIPS 32bit data address bus Τεχνική διαδοχικής διοχέτευσης(pipelining) Συμβατότητα με 8086/80286 Εφαρμογές MS-DOS PC-DOS σε UNIX Μηχανισμοί προστασίας του hardware Λειτουργία αυτοελέγχου του μικροεπεξεργαστή Μονάδα διαχείρισης μνήμης ΜΜU Δυνατότητα διευθυνσιοδότησης 4GΒ κύριας μνήμης(paging-segmentation) ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Intel 80486 Pipelining Ενσωματωμένο συνεπεξεργαστή Ενσωματωμένη μνήμη cache 1.200.000 τρανζίστορ 40% ταχύτερος του 80386 ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Zilog Z8000 16bit επεξεργαστής Τεχνολογία ΗΜΟS σε chip(40 ακίδων Ζ8002/ 48 ακίδων Ζ8001 με δυνατότητα κατάτμησης) με 17.5k τρανζίστορ και διαστάσεις 238*256mm Τροφοδοσία 5V με συχνότητα clock 4MHz Συμβατός με Ζ80 Δυνατότητα προσπέλασης 8ΜΒ φυσικής μνήμης User και supervisor mode 16 16bit εσωτερικοί καταχωρητές 3 επίπεδα εξωτερικών διακοπών Set εντολών με privileged instructions Μονάδα ελέγχου με καλωδιωμένη λογική ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Motorola 68000 16bit επεξεργαστής Τεχνολογία ΗΜΟS σε chip 64 ακίδων με 68.000 τρανζίστορ και διαστάσεις 256*256mm με συχνότητα clock 4-16MHz Συμβατότητα με 6800 17 32bit καταχωρητές και 1 16bit SR Απευθείας διευθυνσιοδότηση σε 16ΜΒ περιοχή μνήμης 56 εντολές 5 κύριοι τύποι δεδομένων Ι/Ο χαρτογραφημένη σε μνήμη 14 μεθόδους διευθυνσιοδότησης User και supervisor mode 3 ακίδες εισόδου για χειρισμό εξωτερικών σημάτων διακοπών 24bit address bus 16bit data bus σε ασύγχρονη λειτουργία Τμήμα ελέγχου με μικροκώδικα Εκτέλεση πράξεων με διαφορετικά μήκη λέξεων Συμμετρικές εντολές για απλοποίηση προγραμμάτων σε assembly ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Motorola 68020 32bit επεξεργαστής Τεχνολογία VLSI 32 32bit καταχωρητές Πλούσιο set εντολών Εύστροφες μεθόδους διεθυνσιοδότησης Εικονική μνήμη 2 δείκτες σωρού(32bit) επόπτη 5 καταχωρητές ελέγχου ειδικού σκοπού Απευθείας διευθυνσιοδότηση σε 4GΒ περιοχή μνήμης 18 μεθόδους διευθυνσιοδότησης Ι/Ο χαρτογραφημένη σε μνήμη Διασύνδεση συνεπεξεργαστή Υψηλή απόδοση μνήμη cache 7 κύριοι τύποι δεδομένων Υποστήριξη κινητής υποδιαστολής με τον συνεπεξεργαστή MC68881 ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ Motorola 68040 Τεχνολογία CMOS 0.8u με 1.200.000 τρανζίστορ Εκτέλεση κάθε εντολής σε λιγότερους κύκλους χρονισμού # οικογένεια 68000τριπλάσια ταχύτητα από τον 68030 Floating Point Unit 2 μνήμες cache 4kB Ξεχωριστές μονάδες διαχείρισης μνήμης για εντολές και δεδομένα Clock 25MHz με 1 κύκλο χρονισμού για κάθε εντολή κατά μέσο όρο = 20Mips ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ

Μικροεπεξεργαστές RISC Μειωμένου συνόλου εντολών # CISC(Πολύπλοκου συνόλου εντολών) 1 εντολή / κύκλο ρολογιού Pipelining Πολλοί καταχωρητές Πολύ γρήγορη προσπέλαση στη συστοιχία καταχωρητώναύξηση ταχύτητας Αποτελούνται από μικροεπεξεργαστή, μεγάλη αργή κύρια μνήμη και μνήμη cache Η μνήμη cache (κρίσιμης σημασίας) σε ρόλο buffer Υψηλότερη απόδοση σε σχέση με τους CISC ΚΑΡΑΓΚΟΥΝΗΣ ΑΝΑΣΤΑΣΙΟΣ ΤΕΙ ΛΑΜΙΑΣ