Η παρουσίαση φορτώνεται. Παρακαλείστε να περιμένετε

Η παρουσίαση φορτώνεται. Παρακαλείστε να περιμένετε

ΗΥ-220 - Καλοκαιρινός Γιώργος1 PCI Bus Pin List. ΗΥ-220 - Καλοκαιρινός Γιώργος2 Initiator Target.

Παρόμοιες παρουσιάσεις


Παρουσίαση με θέμα: "ΗΥ-220 - Καλοκαιρινός Γιώργος1 PCI Bus Pin List. ΗΥ-220 - Καλοκαιρινός Γιώργος2 Initiator Target."— Μεταγράφημα παρουσίασης:

1 ΗΥ Καλοκαιρινός Γιώργος1 PCI Bus Pin List

2 ΗΥ Καλοκαιρινός Γιώργος2 Initiator Target

3 ΗΥ Καλοκαιρινός Γιώργος3 PCI Commands Command Type C/BE[3:0]# Interrupt Acknowledge 0000 Special Cycle 0001 I/O Read 0010 I/O Write 0011 Memory Read 0110 Memory Write 0111 Configuration Read 1010 Configuration Write 1011 Memory Read Multiple 1100 Dual Address Cycle 1101 Memory Read Line 1110 Memory Write and Invalidate 1100

4 ΗΥ Καλοκαιρινός Γιώργος4 Basic Read Operation

5 ΗΥ Καλοκαιρινός Γιώργος5 Basic Write Operation

6 ΗΥ Καλοκαιρινός Γιώργος6 Basic Arbitration

7 ΗΥ Καλοκαιρινός Γιώργος7 Master Initiated Termination Completion : The master has concluded its intended transaction. Timeout : Termination when the master’s GNT#_ is deasserted and its internal Latency Timer has expired.

8 ΗΥ Καλοκαιρινός Γιώργος8 Master Abort Termination

9 ΗΥ Καλοκαιρινός Γιώργος9 Master Initiated Termination

10 ΗΥ Καλοκαιρινός Γιώργος10 Target Initiated Termination Retry : Termination requested before any data is tranferred. Disconnect : Termination requested with or after data was transferred on the initial phase because the target is unable to respond within the target subsequent latency requirement, and is temporarily unable continue bursting. Target Abort : Adnormal termination requested because the target detected a fatal error or the target will never be able to complete the request.

11 ΗΥ Καλοκαιρινός Γιώργος11 Target Initiated Termination Signaling Rules 1/2 A data phase completes on the rising edge on which IRDY# is asserted and either STOP# or TRDY# is asserted. Independent of the state of STOP#,a data transfer takes place on every rising edge of clock where both IRDY# and TRDY# are asserted. Once the target asserts STOP#, it must keep STOP# asserted until FRAME# is deasserted, whereupon it must deassert STOP#.

12 ΗΥ Καλοκαιρινός Γιώργος12 Target Initiated Termination Signaling Rules 2/2 Once a target has asserted TRDY# or STOP#, it cannot change DEVSEL#, TRDY# or STOP# until the current data phase completes. Whenever STOP# is asseted, the master must deassert FRAME# as soon as IRDY# can be asserted. If not already deasserted, TRDY#, STOP#, and DEVSEL# must be deasserted the clock following the completion of the last data phase and must be tri-stated the next clock.

13 ΗΥ Καλοκαιρινός Γιώργος13 Target Initiated Termination 1/2

14 ΗΥ Καλοκαιρινός Γιώργος14 Target Initiated Termination 2/2

15 ΗΥ Καλοκαιρινός Γιώργος15 Disconnect-1 Without Data Termination

16 ΗΥ Καλοκαιρινός Γιώργος16 Disconnect-2 Without Data Termination

17 ΗΥ Καλοκαιρινός Γιώργος17 Retry

18 ΗΥ Καλοκαιρινός Γιώργος18 PCI Configuration Header

19 ΗΥ Καλοκαιρινός Γιώργος19 Status Register Bit Assignmet

20 ΗΥ Καλοκαιρινός Γιώργος20 Command Register Bit Assignmet

21 ΗΥ Καλοκαιρινός Γιώργος21 Base Address Register Format


Κατέβασμα ppt "ΗΥ-220 - Καλοκαιρινός Γιώργος1 PCI Bus Pin List. ΗΥ-220 - Καλοκαιρινός Γιώργος2 Initiator Target."

Παρόμοιες παρουσιάσεις


Διαφημίσεις Google